一、逻辑设计
(1)组合逻辑设计
下面是一些用Verilog进行组合逻辑设计时的一些注意事项:
①组合逻辑可以得到两种常用的RTL 级描述方式。第一种是always 模块的触发事件为电平敏感信号列表;第二种就是用assign 关键字描述的数据流赋值语句。
②always 模块的敏感表为电平敏感信号的电路可几乎可以完成对所有组合逻辑电路的建模。always模块的敏感列表为所有判断条件信号和输入信号,但一定要注意敏感列表的完整性(注意通配符*的使用)。
由于赋值语句有阻塞赋值和非阻塞赋值两类,建议读者使用阻塞赋值语句“=”,原因将在“阻塞赋值和非阻塞赋值”中(现在还没有写)进行说明。
always 模块中的信号必须定义为reg 型,不过最终的实现结果中并没有寄存器。这是由于在组合逻辑电路描述中,将信号定义为reg 型,只是为了满足语法要求。
③assign 语句的描述,利用条件符“?”可以描述一些相对简单的组合逻辑电路,左边的赋值信号只能被定义为wire 型。当组合逻辑比较复杂时,需要很多条语句assign 语句或者多重嵌套“?”,使得代码可读性极差,因此此时推荐always组合逻辑建模方式。
④设计时要注意不要出现组合逻辑环路:

不要在组合逻辑中引入环路,在组合逻辑中引入环路会导致电路产生振荡、毛刺以及冲突等问题,从而降低设计的稳定性和可靠性,此外,环回逻辑的延时完全依靠组合逻辑门延迟和布线延迟。一旦这些传播时延有所变化,则环路的整体逻辑将彻底失效。其次,环路的时序分析是个死循环过程。目前的EDA 开发工具为了计算环路的时序逻辑都会主动割断时序路径,引入许多不确定的因素。因此要彻底避免环路。
(2)时序逻辑设计
①时序电路的行为决定了其只能通过always 块语句实现,通过关键词“posedge”和“negedge”来捕获时钟信号的上升沿和下降沿。在always 语句块中可以使用任何可综合的标志符。
②在描述时序电路的always 块中的reg 型信号都会被综合成寄存器,这是和组合逻辑电路所不同的。
③时序逻辑中推荐使用非阻塞赋值“《=”,原因将后面详细说明。
④时序逻辑的敏感信号列表只需要加入所用的时钟触发沿即可,其余所有的输入和条件判断信号都不用加入,这是因为时序逻辑是通过时钟信号的跳变沿来控制的。
二、锁存器
锁存器是个“奇葩”的器件,在FPGA逻辑设计中很避讳;在ASIC设计中,以前很喜欢(因为面积小),现在不是很喜欢了。在这里就记录一下关于锁存器的一些事项吧。
(1)锁存器的概述
①最常见最基本的锁存器是SR锁存器,然后常见常用的锁存器是D锁存器。在数字电路里面,SR锁存器是最简单的时序单元,它由一对交叉耦合的或非门构成。主要功能就是通过输入的S、R端分别控制Q进行置位(set)和复位(reset)。SR锁存器可以具有锁存数据的功能。虽然SR锁存器可以锁存数据,电路结构也简单,但是有一个毛病就是S和R同时有效时,输出错误,使用不够方便;还有一个问题就是某个时候存某个数据分不开,相当于时间和内容不够清晰。因此就有了D锁存器,D锁存的功能是在时钟高/低电平的时候通过数据,在时钟低/高电平的时候锁存数据。D锁存器可以分为前级门电路(两个与门和一个非门)和后级SR锁存器组成。
②锁存器是一种对脉冲电平敏感的存储单元电路,可以在特定输入脉冲电平作用下改变状态,其本身也是一类常用的逻辑单元,有着特定的需求。
③锁存器在数据未锁存时,输出端的信号随输入信号变化,就像信号通过一个缓冲器一样,一旦锁存信号有效,则数据被锁住,输入信号不起作用。因此,锁存器也被称为透明锁存器,指的是不锁存时输出对于输入是透明的。
④锁存器和寄存器都是数字电路的基本存储单元,但锁存器是电平触发的存储器,触发器是边沿触发的存储器。
本质上,锁存器和D 触发器的逻辑功能是基本相同的,都可存储数据,且锁存器所需的门逻辑更少,具备更高的集成度。
⑤锁存器具备下列三个缺点:
·对毛刺敏感,不能异步复位,因此在上电后处于不确定的状态。
·锁存器会使静态时序分析变得非常复杂,不具备可重用性。
·在FPGA/CPLD芯片中,基本的单元是由查找表和触发器组成的,若生成锁存器反而需要更多的资源。
(2)锁存器的产生
①锁存器产生于组合逻辑的设计中,在基于always的组合逻辑描述语句中,可能产生锁存器的情况具体可分为两种:其一是在if 语句中,另一种是在case 语句中。
②在always 块中使用if 语句,但缺乏else 分支而造成锁存器。
③在always 块中使用case 语句,由于缺乏default 分支而造成锁存器。
④如果用到if 语句,最好有else 分支;如果用到case 语句,最好有default 语句。即使需要锁存器,也通过else 分支或default 分支来显式说明。
(3)锁存器的应用
①在总线应用上,锁存器能提高驱动能力、隔离前后级。
②地址锁存器、数据锁存器、复位信号锁存器;门控时钟钟的应用等等。
三、设计思维
这个设计思维本来属于设计技巧里面的,放在这里说明,是为了告诉自己,在进行电路描述的时候, 是基于这些准则的,在设计时能够根据这些基本准则进行优化电路。下面是常见的设计思维,主要是基于FPGA的,关于ASIC其他设计技巧或者设计思维,我记录在了“技巧”篇。
(1)速度面积互换准则
①速度与面积是设计时常考虑的的一个问题,因此在设计的时候要考虑怎么在这二者之间的权衡。当然,现在功耗也与速度、面积成为需要考虑的重大因素之一。
②面积和速度互换的具体操作很多,比如模块复用、乒乓操作、串并转换以及流水线操作等。在设计技巧策略和技巧那一章节中将会进行叙述。
③串并转换乘法器:假设数据速率是乘法器模块处理速度的3 倍,那么由于乘法器模块的数据吞吐量满足不了要求,在这种情况下,就利用面积换速度的思想,复制3 个乘法器模块。首先将输入数据进行串并转换,然后利用这3 个模块并行处理所分配到的数据,最后将处理结果并串转换,达到数据速率的要求。
如下图所示:

(2)FPGA中的设计思维
①信号反相的处理策略
在处理反相信号时,设计时应尽可能地遵从分散反相原则。即应使用多个反相器分别反相,每个反相器驱动一个负载,这个原则无论对时钟信号还是对其它信号都是适用的。
因为在FPGA设计中,反相是被吸收到CLB或IOB中的,使用多个反相器并不占用更多的资源,而使用一个反相器将信号反相后驱动多个负载却往往会多占资源,而且延迟也增加了。
②首先,如果输入信号需要反相,则应尽可能地调用输入带反相功能的符号,而不是用分离的反相器对输入信号进行反相。
因为在使用自带反相功能的器件中,由于函数发生器用查表方式实现逻辑,反相操作是不占资源的,也没有额外延迟;而分开使用不同逻辑使用反相操作实现,从而消耗额外的资源,增加额外的延迟。
③其次,如果一个信号反相后驱动了多个负载,则应将反相功能分散到各个负载中实现,而不能采用传统TTL电路设计,采用集中反相驱动多个负载来减少所用的器件的数量。
因为在FPGA设计中,集中反相驱动多个负载往往会多占一个逻辑块或半个逻辑块,而且延迟也增加了。分散信号的反相往往可以与其它逻辑在同一单元内完成而不消耗额外的逻辑资源。
原文标题:VerilogHDL 可综合设计的注意事项
文章出处:【微信公众号:FPGA开源工作室】欢迎添加关注!文章转载请注明出处。
审核编辑:彭菁
原文标题:VerilogHDL 可综合设计的注意事项
文章出处:【微信号:leezym0317,微信公众号:FPGA开源工作室】欢迎添加关注!文章转载请注明出处。
相关推荐
Week 2 Basic Digital Circuits in Chisel
Topics: Recap combinational and synchronous circuits with Chisel code (...
发表于 03-17 10:00 ?
87次
阅读
AT24C02系列支持I2C,总线数据传送协议I2C,总线协议规定任何将数据传送到总线的器件作为发送....
明德扬MP5650核心板采用XILINX公司Kintex-7系列的XC7K325T-2FFG900I....
发表于 03-16 15:27 ?
4次
阅读
准备用FPGA做电源相关的研发,比如用FPGA做开关电源,充电器,逆变器之类的。现在准备学习FPGA的相关知识,请问有没...
发表于 03-16 14:18 ?
557次
阅读
2022年1月4日,高通技术公司日推出Snapdragon Ride?平台产品组合最新产品——Sna....
电子魔法师 发表于 03-16 14:07
?
85次
阅读
当DAQ信号链被隔离之后,控制采样保持开关的信号一般来自进行多通道同步采样的背板。系统设计人员选择低....
发表于 03-16 11:53 ?
551次
阅读
对比度增强是个广泛的话题,前文中关于直方图均衡的方法,其实就是一种对比度增强。而对比度增强,就是提高....
Week 1 IntroductionTopics: Introduction and motivation, languages for hardware design, testing (see 2.1.4), tools an...
发表于 03-16 10:00 ?
289次
阅读
本文章探讨一下FPGA的时序约束步骤,本文章内容,来源于配置的明德扬时序约束专题课视频。
发表于 03-16 09:17 ?
18次
阅读
从逻辑验证发展起来的FPGA,早已经成为处理器芯片家族中的重要一员,在通信、数据中心、工业领域中发挥....
Vitis AI 2.0 全面发布!作为赛灵思 FPGA 和自适应 SoC 上最综合全面的基于软件的....
This book presented an introduction to digital design using the hardware construction language Chisel.We have seen ...
发表于 03-15 17:27 ?
2785次
阅读
经过了前面的开胃菜,项目正式开始。一步步讲解这个模型怎么玩起来的。从C 到 matlab 到 FPG....
术语“重构”是指FPGA已经配置后的重新编程。FPGA的重构有两种类型:完全的和部分的。完全重构将整....
作为移动互联网时代智能手机芯片架构的领军者,Arm总结了推动市场发展的要素,并推出先进现代的方案和工....
发表于 03-15 15:55 ?
639次
阅读
1.always@后面内容是敏感变量,always@(*)里面的敏感变量为*,意思是说敏感变量由综合....
FPGA之家 发表于 03-15 14:08
?
154次
阅读
每个 Slice 有 8 个 FF 。四个可以配置为 D 型触发器或电平敏感锁存器,另外四个只能配置....
FPGA之家 发表于 03-15 11:59
?
158次
阅读
本部门所承担的FPGA设计任务主要是两方面的作用:系统的原型实现和ASIC的原型验证。编写本流程的目....
牵手一起梦 发表于 03-15 11:19
?
129次
阅读
没有任何寄存器逻辑,RTL设计是不完整的。RTL是寄存器传输级或逻辑,用于描述依赖于当前输入和过去输....
没有任何寄存器逻辑,RTL设计是不完整的。RTL是寄存器传输级或逻辑,用于描述依赖于当前输入和过去输....
在系统同步接口中,同一个系统时钟既传输数据也获取数据。考虑到板子路径延时和时钟抖动,接口的操作频率不....
FPGA之家 发表于 03-15 10:50
?
101次
阅读
在深度学习的概念中,通常可以简化为两大工作流,一是训练,二是推理。两者完美融合才是一个现代化的完整深....
E4Life 发表于 03-15 07:39
?
452次
阅读
SPI(Serial Peripheral Interface)——串行外围设备接口。是Motoro....
FPGA以9600的波特率向单片机发送32位数据,然后单片机对数据进行解析,显示在显示屏上面
FPGA之家 发表于 03-14 14:07
?
1112次
阅读
典型的主模式都是加载片外非易失( 断电不丢数据) 性存储器中的配置比特流,配置所需的时钟信号( 称为....
FPGA之家 发表于 03-14 14:02
?
120次
阅读
作为一名FPGA工程师,我们的任务就是把某些特定的逻辑行为雕刻到FPGA芯片上,通过设计逻辑电路达到....
摘要:你点亮过多少板子的LED灯呢?有很多小伙伴要求讲一下STM32、FPGA、Liunx他们之间有....
嵌入式ARM 发表于 03-12 09:24
?
309次
阅读
使用C语言对寄存器赋值时,常常需要用到C语言的位操作方法。把寄存器某位清零 假设a代表寄存器,....
硬件攻城狮 发表于 03-12 09:06
?
168次
阅读
开关电源是一种典型的反馈控制系统,其有响应速度和稳定性两个重要的指标。响应速度就是当负载变化或者输入....
广州健飞通信有限公司是一家高新技术认定企业,旗下品牌包括明德扬科技及明德扬科教两大板块,致力于FPG....
发表于 03-11 15:51 ?
16次
阅读
随着FPGA器件在资源和性能方面的进步,最新FPGA已经开始提供可以轻松定制的“平台”解决方案,用于....
随着百度、Google、Facebook、微软等企业开始切入人工智能,人工智能可应用的领域非常广泛。....
PGA常年来被用作专用芯片(ASIC)的小批量替代品,然而近年来在微软、百度等公司的数据中心大规模部....
GPU 云服务器(GPU Cloud Computing)是基于 GPU 应用的计算服务,具有实时高....
以太网芯片相关资料下载。
发表于 03-10 15:15 ?
22次
阅读
(文末有赠送学习课程)年初芯片行业最大的消息莫过于AMD收购Xilinx,一个是全球最著名的半导体公司,一个是作为FPGA领...
发表于 03-10 14:54 ?
990次
阅读
Rambus今日宣布推出PCI Express?(PCIe?)6.0控制器。PCIe规范是数据中心、....
发表于 03-10 11:07 ?
1053次
阅读
未来很可能独立FPGA公司不再有存在的意义,FPGA技术将与CPU/MCU深度融合,成为异构计算的新....
RK3288系统为什么会出现偶尔关机的现象呢?
怎样去解决RK3288系统出现偶尔关机的问题呢?
...
发表于 03-10 08:16 ?
419次
阅读
Audio HAL控制驱动中的寄存器是如何实现的?
[RK3288][Android6.0] 用户空间对音频寄存器是怎样控制的?
...
发表于 03-10 08:00 ?
247次
阅读
如何去实现RK3288系统所有寄存器dump的读写呢?...
发表于 03-10 07:03 ?
224次
阅读
在大规模ASIC或FPGA设计中,多时钟系统往往是不可避免的,这样就产生了不同时钟域数据传输的问题,....
FPGA之家 发表于 03-09 16:29
?
275次
阅读
易灵思Trion FPGA的配置模块主要由CBUS[2:0]、SS_N和TEST_N几个信号控制。F....
华清远见,第 1 章 FPGA 系统设计基础,第 2 章 从零开始设计 FPGA 最小系统,第 3 ....
发表于 03-09 15:39 ?
51次
阅读
没有任何寄存器逻辑,RTL设计是不完整的。RTL是寄存器传输级或逻辑,用于描述依赖于当前输入和过去输....
早期的CPU都采用CISC结构,如IBM的System360、Intel的8080和8086系列、M....
佐思汽车研究 发表于 03-09 15:07
?
368次
阅读
电源抑制比 (PSRR) 用于衡量 LDO 清除或抑制由上游其他元件传入噪声的能力。对于高端 ADC....
发表于 03-09 09:24 ?
624次
阅读
前面文章分享了很多关于STM32F103系列知识点、物联网相关的小项目,工程都采用的是寄存器方式编写....
GPIO寄存器的操作方法有哪几种呢?
RK3288的GPIO操作方法是什么?...
发表于 03-09 07:38 ?
175次
阅读
程序跑着跑着打印一串奇奇怪怪没见过的打印,就像下面的打印一样?
CPU Exception: NO.2
r0: 0x00000014 ...
发表于 03-09 07:29 ?
611次
阅读
“Cassidy先生为Achronix的董事会带来了其超过三十年的半导体和制造经验” 加利福尼亚州圣....
inr999 发表于 03-08 18:47
?
2370次
阅读
74HC164是高速CMOS电路,管脚与低功耗肖特基TTL(LSTTL)系列兼容。AIP74HC16....
发表于 03-08 11:10 ?
43次
阅读
FIFO是FPGA项目中使用最多的IP核,一个项目使用几个,甚至是几十个FIFO都是很正常的。通常情....
发表于 03-08 11:06 ?
38次
阅读
国产MCU中唯一内置FPGA逻辑的产品
电子发烧友网报道(文/李弯弯)近日,奕行智能宣布完成近2亿元天使轮融资。本轮融资由和利资本、临芯投资....
电子发烧友网 发表于 03-08 10:11
?
501次
阅读
针对新能源汽车中的自动驾驶、智能座舱和电气化应用,易灵思推出40nm Trion系列中T13F169....
发表于 03-07 11:05 ?
824次
阅读
74HC595是一款低噪声、低功耗、高速的COMS移位寄存器,能够驱动15个LS-TTL的负载。
....
发表于 03-03 09:39 ?
39次
阅读
嘉宾介绍:周积壮(论坛号:烟台FPGA)就职于山东省烟台大学,从事实验室管理工作。擅长于电子仪器设备....
光纤项目是明德扬承接自某研究所的项目。该项目功能是接收4路光纤数据,经过内部DDR3缓存后,通过PC....
发表于 03-02 11:39 ?
38次
阅读
EQ6GL9可替换器件XILINX/赛灵思:XC6SLX4、XC6SLX9Altera:EP4CE6....
assel 发表于 03-02 09:30
?
27次
阅读
8是一款8位I 2 C受控的GPIO扩展器。当配置为输入模式时,FXL6408监控用于数据转换的输入端口,并通过指定/ INT引脚的所有输入可配置上拉或下拉电阻,在漏极开路或非驱动应用场景预偏置输入。当配置为输出模式时, GPIO引脚根据I 2 C寄存器能够提供6 mA的输出驱动能力.FFL6408旨在实现从电平低至1.65 V到高达4.0 V的电压转换.FFL6408具有低电平有效复位输入,上电复位(POR)电路以及I 2 C软件复位选项。 特性 已连接处理器输入/输出端口的 / ul> 8个独立的可配置输入/输出口 低功率静态电流:1.5μA 能从1.65 VI 2 C端口高达4.0 V的GPIO引脚进行电压转换 可选的器件地址 6 mA输出驱动器 状态变化告警处理器中断引脚 应用 此产品是一般用途,适用于许多不同的应用。 电路图、引脚图和封装图...
发表于 08-02 23:02 ?
284次
阅读
8是一款高性能非反相1对2解复用器。选择输入(S)为低电平时,A处的数据传递给Y0??,Y1设置为高阻抗。当选择输入(S)为高电平时,A处的数据传递给Y1,Y0设置为高阻抗。该器件的工作电压范围为1.65 V至5.5 V.该器件针对板载缓冲应用进行了优化,并通过提供过压容差(OVT)提供混合(1.65 V,2.3 V,3.0 V和5.5 V)电压能力I / O引脚上的电路。 特性 高速传播延迟tPD 2.5 nS(典型值),负载50 pF @ 5.0 V 断电阻抗输出高阻Z 输出驱动能力4.0 mA至32 mA 广泛的V CC 工作范围1.65V至5.5 V 表面贴装技术SC-70,6引脚封装 OVT *输入允许5.0 V至3.0 V翻译 无铅封装可用 应用 手机 PDA的 数码相机 视频摄像机 电路图、引脚图和封装图...
发表于 08-02 21:02 ?
298次
阅读
006M是一款高性能EQualizer接收器(信号增强器),采用1.8 V或2.5 V电源,工作速率高达10 Gbps / 7.5 GHz。当与数据/时钟路径串联放置时,它将增强通过FR4背板或电缆互连传输的降级信号,并输出六个相同的输入信号CML副本。 EQualizer ENable引脚(EQEN)允许IN / IN输入流过或绕过EQualizer部分。通过设置EQEN来实现对EQualizer功能的控制。当EQEN设置为低时,IN / IN输入旁路均衡器。当EQEN设置为高时,IN / IN输入流经EQualizer。启动时的默认状态为LOW。差分数据/时钟输入通过VT引脚包含一对内部50欧姆端接电阻,采用100欧姆中心抽头配置,可接受差分LVPECL,CML或LVDS逻辑电平。此功能在接收器端提供片上传输线端接,从而消除了外部元件。 NB7VQ1006M是PEEQ GigaComm?系列高性能数据/时钟产品的成员。 特性 优势 最大输入数据速率> 10 Gbps 更高的数据速率 最大输入时钟频率> 7.5 GHz 更高的数据速率 背板和电缆互连补偿 更长的跟踪运行 差分CML输出,400 mV峰峰值,典型值 设计灵活性 工作范围: V CC ...
发表于 07-31 20:02 ?
194次
阅读
3.3V 1:8 LVPECL高性能差分1:8时钟/数据扇出缓冲器。 NB7L1008产生8个相同的时钟或数据输出副本,分别工作在7 GHz或12 Gb / s。 特性 优势 典型最大输入数据速率> 12 Gb / s典型值 高速时钟和数据扇出 数据相关抖动
发表于 07-31 19:02 ?
286次
阅读
3低压差线性稳压器采用DFN6封装,可提供高达150 mA的电流,典型值为180 mV压降。 NCV8623具有25 uVRMS(超过100 Hz至100 kHz,10 nF旁路电容)的惊人噪声水平,是敏感电路的理想选择,特别是在噪声性能和空间优势的便携式应用中。 NCP623在响应时间方面表现优异,并且在接收到OFF至ON信号(没有旁路电容)时响应时间小于25 us。由于采用了新颖的概念,NCV8623可接受输出电容,对其等效串联电阻(ESR)没有任何限制,从而为即时实现提供了明显的多功能性。典型的直流纹波抑制优于-90 dB(-70 dB @ 1.0 kHz),它可以自然地保护下游电子设备免受不稳定电源线的影响。此外,热关断和短路保护为最终产品提供了高度的坚固性。 特性 极低静态电流170 uA,( ON,无负载),100 nA(OFF,空载) 极低压差,典型值为输出电流为100 mA时为137 mV 带外部旁路电容的极低噪声(10 nF),通常情况下25 uVrms超过100 Hz至100 kHz 内部热关断 极其严格的负载调节通常为-90 dB 纹波抑制-70 dB @ 1.0 kHz 线路瞬态响应:对于Vin = 3.0 V,1.0 mV 非常严格的负载调节通常...
发表于 07-30 18:02 ?
266次
阅读
2是一款双路低压差(LDO)线性稳压器,具有出色的噪声性能。由于其创新设计,该电路在没有外部旁路电容的情况下达到令人印象深刻的40μVRMS噪声水平。这款线性稳压器采用小型μ8封装,是空间和噪声非常高的理想设计者选择。 没有外部带隙电容可加快唤醒信号的响应时间并将其保持在40μs,使MC33762 LDO线性稳压器成为便携式应用的理想选择。 MC33762还采用了一种新颖的架构,可以防止在快速瞬态突发中出现过多的下冲,就像在任何爆破系统中一样。最后,静态线路调节优于-75dB,它自然地屏蔽下游电子设备免受波动线的影响。 特性 标称输出电流为80mA,峰值能力为100mA 超低噪音:150nV / sq。根Hz @ 100Hz,40mVRMS 100Hz - 100kHz典型值,I out = 60mA,Co = 1mF 从OFF到ON的快速响应时间:40ms典型 为1.0 V平台做好准备:ON 900 m V高电平 典型压降90mV @ 30mA,160mV @ 80mA 纹波抑制:70dB @ 1kHz 1.5%输出精度@ 25°C 热关机 V out 可在2.5 V,2.8 V和3.0 V下使用 每个调节器的单独骰子提供调节器之间的最大隔离 工作温度范围...
发表于 07-30 06:02 ?
498次
阅读
1是一款低压差(LDO)开关稳压器,具有出色的噪声性能。由于其创新设计,该电路在没有外部旁路电容的情况下达到令人印象深刻的40uVRMS噪声水平。这款LDO采用小型SOT-23 5引线封装,在空间和噪声非常高的情况下代表了理想设计师的选择。 没有外部带隙电容可加快唤醒信号的响应时间并将其保持在40us(重复模式)内,使MC33761成为便携式应用的理想选择。 MC33761低压差(LDO)线性稳压器还采用了一种新颖的架构,可防止存在过多的下冲快速瞬态突发,如在任何突发系统中。 最后,静态线路调节优于-75dB,它自然屏蔽下游电子设备免受波动线的影响。 特性 超低噪音:150 nV / sq。根Hz @ 100 Hz,40mVRMS 100 Hz - 100 kHz典型值,I out = 60 mA,Co = 1.0mF 从OFF到ON的快速响应时间:200 Hz重复频率时典型值为40ms 准备1.0 V平台:ON,900 mV高电平 额定输出电流80 mA具有100 mA峰值容量 典型压降90 mV @ 30 mA,160 mV @ 80 mA 纹波抑制:70 dB @ 1.0 kHz 1.5%输出精度@ 25°C 热关机 V out 可在2.5 V,2.8 V,2.9 V,3.0 V下使用,5.0...
发表于 07-30 06:02 ?
353次
阅读
5系列是微功率低压差(LDO)线性稳压器,提供各种输出电压以及封装,SOT-223和SOP-8表面贴装封装。这些器件具有极低的静态电流,能够提供高达300mA的输出电流。输出端存在短路,内部热关断电路提供内部电流和热限制保护。 MC33375有一个控制引脚,允许逻辑电平信号关闭或转向 - 关于稳压器输出。 由于低输入至输出电压差和偏置电流规格,这些器件非常适用于电池供电的计算机,消费类和工业设备,其中延长了有用的电池寿命理想。 特性 低静态电流(OFF模式下为0.3 mA; ON模式下为125 mA) I O = 10 mA时输入至输出电压差为25 mV,I O时为260 mV = 300 mA 极其严格的线路和负载调节 稳定,输出电容仅为0.3 2.5 m输出电压3 mF 内部电流和热限制 逻辑电平开/关控制 应用 终端产品 电池供电的消费类产品 HandHeld Instruments 可携式摄像机和相机 摄像机和相机 电路图、引脚图和封装图...
发表于 07-30 05:02 ?
548次
阅读
HLMP-2XXX系列灯条是矩形光源专为需要大光亮光源的各种应用而设计。这些灯条采用单列直插式封装,包含分段发光区域。绿色LED在GaP基板上使用液相GaP外延层。 特点 大而明亮,均匀的发光区域 分类为光输出 绿色分类为主导波长 优秀ON-关闭对比度 XY可堆叠 可嵌入式安装 可与面板和图例安装座一起使用 适用于图例附件的发光表面应用笔记1012 应用 作为状态指示,背光固定消息,可形成一组模拟电平指示,通常用于   仪表 ·         仪表 ·         频道指标 · 状态指示器 消费者设备 · ;    家电前面板 · Hi-Fi /立体声设备 · 防盗报警系统 运输 · ;    汽车...
发表于 07-04 11:54 ?
60次
阅读
HLCP-X100系列灯条是矩形光源,适用于需要大光源的各种应用。这些灯条采用双列直插式配置,包含单个发光区域.AlGaAs红色LED在GaAs基板上使用双异质结AlGaAs。 特性 大而明亮,均匀的发光区域 分类为光输出 优秀的开 - 关对比 XY可堆叠 嵌入式安装 可与面板和图例安装座一起使用 适用于图例附件的发光表面应用说明1012 HLCP-X100系列专为低电流操作 应用 适合作为状态指示,背光固定消息,并且可以形成一个模拟电平指示阵列,通常用于   仪表 ·         仪表 ·         频道指标 · 状态指示器 消费者设备 · ;    家电前面板 · Hi-Fi /立体声设备 · 防盗报警系统 运输 · ; &NB...
发表于 07-04 11:54 ?
185次
阅读
HLMP-2XXX系列灯条是矩形光源,设计用于需要大光源的各种应用。这些灯条采用单列直插式配置,包含分段发光区域.LED的pn结扩散到GaP衬底上的GaAsP外延层中。 特征 大而明亮,均匀的发光区域 分类为光输出 黄色分类为主导波长 优秀开启-OFF对比度 XY可堆叠 可嵌入式安装 可与面板和图例安装座一起使用 适用于图例附件的发光表面应用说明1012 应用 作为状态指示,背光固定消息,可形成一组模拟电平指示,通常用于   仪表 ·         仪表 ·         频道指标 · 状态指示器 消费者设备 · ;    家电前面板 · Hi-Fi /立体声设备 · 防盗报警系统 运输 · ;    汽...
发表于 07-04 11:53 ?
110次
阅读
HLMP-2XXX系列灯条是矩形光源,设计用于需要大光源的各种应用。这些灯条采用双列直插式配置,包含单个发光区域.LED的pn结扩散到GaP衬底上的GaAsP外延层中。 特征 大而明亮,均匀的发光区域 分类为光输出 黄色分类为主导波长 优秀开启-OFF对比度 XY可堆叠 可嵌入式安装 可与面板和图例安装座一起使用 适用于图例附件的发光表面应用说明1012 应用 作为状态指示,背光固定消息,可形成一组模拟电平指示,通常用于   仪表 ·         仪表 ·         频道指标 · 状态指示器 消费者设备 · ;    家电前面板 · Hi-Fi /立体声设备 · 防盗报警系统 运输 · ;    汽...
发表于 07-04 11:53 ?
143次
阅读
HLMP-2XXX系列灯条是矩形光源,设计用于需要大光源的各种应用。这些灯条采用单列直插式配置,包含分段发光区域.LED的pn结扩散到GaP衬底上的GaAsP外延层中。 特征 大而明亮,均匀的发光区域 分类为光输出 黄色分类为主导波长 优秀开启-OFF对比度 XY可堆叠 可嵌入式安装 可与面板和图例安装座一起使用 适用于图例附件的发光表面应用说明1012 应用 作为状态指示,背光固定消息,可形成一组模拟电平指示,通常用于   仪表 ·         仪表 ·         频道指标 · 状态指示器 消费者设备 · ;    家电前面板 · Hi-Fi /立体声设备 · 防盗报警系统 运输 · ;    汽...
发表于 07-04 11:53 ?
157次
阅读
HLMP-2XXX系列灯条是矩形光源,设计用于需要大光源的各种应用。这些灯条采用单列直插式配置,包含分段发光区域.LED的pn结扩散到GaP衬底上的GaAsP外延层中。 特点 大而明亮,均匀的发光区域 分类为光输出 优秀的开 - 关对比 XY可堆叠 可嵌入式安装 可与面板和图例安装座一起使用 适用于图例附件的发光表面应用说明1012 应用程序 作为状态指示,为固定消息提供背光,并且可以形成一组模拟电平指示,通常用于 仪表 ·         仪表 ·         频道指标 · 状态指示器 消费者设备 · ;    家电前面板 · Hi-Fi /立体声设备 · 防盗报警系统 运输 · ;    汽车仪表板 ·...
发表于 07-04 11:53 ?
156次
阅读
HLMP-2XXX系列灯条是矩形光源,设计用于需要大光源的各种应用。这些灯条采用双列直插式配置,包含单个发光区域.LED的pn结扩散到GaP衬底上的GaAsP外延层中。 特征 大而明亮,均匀的发光区域 分类为光输出 黄色分类为主导波长 优秀开启-OFF对比度 XY可堆叠 可嵌入式安装 可与面板和图例安装座一起使用 适用于图例附件的发光表面应用说明1012 应用 作为状态指示,背光固定消息,可形成一组模拟电平指示,通常用于   仪表 ·         仪表 ·         频道指标 · 状态指示器 消费者设备 · ;    家电前面板 · Hi-Fi /立体声设备 · 防盗报警系统 运输 · ;    汽...
发表于 07-04 11:52 ?
103次
阅读
HLCP-X100系列灯条是矩形光源,适用于需要大光源的各种应用。这些灯条配置为单列直插,包含分段发光区域.AlGaAs红色LED在GaAs衬底上使用双异质结AlGaAs。 特性 大而明亮,均匀的发光区域 分类为光输出 优秀的开 - 关对比 XY可堆叠 嵌入式安装 可与面板和图例安装座一起使用 适用于图例附件的发光表面应用说明1012 HLCP-X100系列专为低电流操作 应用 作为状态指示,背光固定消息,可以形成一个模拟电平指示阵列,通常用于   仪表 & middot;         仪表 ·         频道指标 · 状态指示器 消费者设备 · ;    家电前面板 · Hi-Fi /立体声设备 · 防盗报警系统 运输 · ;  &NB...
发表于 07-04 11:51 ?
201次
阅读
HDSP-2179(橙色)是八位数,5x7点阵,字母数字显示。 5.0毫米(0.2英寸)高的字符包装在标准的7.64毫米(0.3英寸)32针DIP中。板载CMOS IC能够解码存储在ROM中的128个ASCII。另外,16个可编程符号可以存储在板载RAM中。七种亮度等级提供了调整显示强度和功耗的多功能性。 特性 宽工作温度范围-55°C至85°C 智能字母数字显示 板载CMOS IC 内置RAM ASCII解码器 LED驱动电路 128 ASCII字符集 16个用户可定义字符可编程特性 单个字符闪烁全显示闪烁多电平调光和消隐自检清除功能 读/写能力全TTL兼容性可用于夜视照明应用分类用于发光强度优异的ESD保护波峰可焊接 XY可堆叠...
发表于 07-04 11:21 ?
227次
阅读
Broadcom® BCM81330是一款单芯片,低功耗脉冲幅度调制(PAM-4)PHY。它集成了均衡器和重定时器功能,支持8个全双工,56 Gb / s端口,用于背板应用。在八进制56-Gb / s模式下,BCM81330支持双工8次和次数; 56-Gb / s PAM-4至8次; 56-Gb / s PAM-4用于在织物/线卡中驱动Long Reach(LR) (30 dB)背板。 BCM81330还支持多种标准/线速率,包括PAM-4和非归零(NRZ)。 BCM81330提供前向纠错(FEC)支持。片上时钟合成由单个低成本156.25 MHz参考时钟通过高频,低抖动锁相环(PLL)执行。通过直接与相应的输入数据流同步,在设备上执行单个时钟恢复。 BCM81330采用16-nm CMOS技术设计,提供低电平时钟恢复功能。电源解决方案,带集成交流耦合电容器。 BCM81330可提供19毫米的时间; 19毫米,1.0毫米间距,324球BGA,符合RoHS标准的封装。 功能 •线路侧接口支持背板通道(30 dB插入损耗)和高性能接收器均衡功能。主机端接口符合CEI-28G / 56G-LR规范,支持LR 30-dB信道•支持FEC,可绕过•在PAM-4和NRZ中支持多种标准/线路费用•...
发表于 07-04 10:22 ?
503次
阅读
SMV512K32是一款高性能异步CMOS SRAM,由32位524,288个字组成。可在两种模式:主控或受控间进行引脚选择。主设件为用户提供了定义的自主EDAC擦除选项。从器件选择采用按要求擦除特性,此特性可由一个主器件启动。根据用户需要,可提供3个读周期和4个写周期(描述如下)。 特性 20ns读取,13.8ns写入(最大存取时间) 与商用 512K x 32 SRAM器件功能兼容 内置EDAC(错误侦测和校正)以减轻软错误 用于自主校正的内置引擎 CMOS兼容输入和输出电平,3态双向数据总线 3.3±0.3VI /O,1.8±0.15V内核 辐射性能放射耐受性是一个基于最初器件标准的典型值。辐射数据和批量验收测试可用 - 细节请与厂家联系。 设计使用基底工程和抗辐射(HBD)与硅空间技术公司(SST)许可协议下的< sup> TM 技术和存储器设计。 TID抗扰度&gt; 3e5rad(Si) SER&lt; 5e-17翻转/位 - 天使用(CRPLE96来计算用于与地同步轨道,太阳安静期的SER。 LET = 110 MeV (T = 398K) 采用76引线陶瓷方形扁平封装 可提供工程评估(/EM)样品这些部件只用于工程评估。它们的加工工艺为非兼容流程(例如,无预烧过程等),...
发表于 01-08 17:47 ?
435次
阅读
与其它产品相比?D 类触发器 ? Technology Family VCC (Min) (V) VCC (Max) (V) Bits (#) Rating Operating temperature range (C) ? SN74HC273A HC ? ? 2 ? ? 6 ? ? 8 ? ? Catalog ? ? -40 to 85 ? ?
发表于 01-08 17:46 ?
473次
阅读
评论